• /  13
  • 下载费用: 9.90积分  

计算机组成基本原理三章

'计算机组成基本原理三章'
#+第3章习题参考答案1、设有一个具有20位地址和32位字长的存储器,问(1) 该存储器能存储多少字节的信息?(2) 如果存储器由512K×8位SRAM芯片组成,需要多少片?(3) 需要多少位地址作芯片选择?解:(1) 该存储器能存储:(2) 需要(3) 用512K?8位的芯片构成字长为32位的存储器,则需要每4片为一组进行字长的位数扩展,然后再由2组进行存储器容量的扩展。所以只需一位最高位地址进行芯片选择。2、已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M×8位的DRAM芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问;(1) 若每个内存条为16M×64位,共需几个内存条?(2) 每个内存条内共有多少DRAM芯片?(3) 主存共需多少DRAM芯片? CPU如何选择各内存条?解:(1) 共需内存条(2) 每个内存条内共有个芯片(3) 主存共需多少个RAM芯片, 共有4个内存条,故CPU选择内存条用最高两位地址A24和A25通过2:4译码器实现;其余的24根地址线用于内存条内部单元的选择。3、用16K×8位的DRAM芯片构成64K×32位存储器,要求:(1) 画出该存储器的组成逻辑框图。(2) 设存储器读/写周期为0.5μS,CPU在1μS内至少要访问一次。试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?解:(1) 用16K×8位的DRAM芯片构成64K×32位存储器,需要用个芯片,其中每4片为一组构成16K×32位——进行字长位数扩展(一组内的4个芯片只有数据信号线不互连——分别接D0~D7、D8~D15、D16~D23和D24~D31,其余同名引脚互连),需要低14位地址(A0~A13)作为模块内各个芯片的内部单元地址——分成行、列地址两次由A0~A6引脚输入;然后再由4组进行存储器容量扩展,用高两位地址A14、A15通过2:4译码器实现4组中选择一组;雎呒蛲既缦。(2) 设刷新周期为2ms,并设16K?8位的DRAM结构是128?128?8存储阵列,则对所有单元全部刷新一遍需要128次(每次刷新一行,共128行)l 若采用集中式刷新,则每2ms中的最后128?0.5ms=64ms为集中刷新时间,不能进行正常读写,即存在64ms的死时间l 若采用分散式刷新,则每1ms只能访问一次主存,而题目要求CPU在1μS内至少要访问一次,也就是说访问主存的时间间隔越短越好,故此方法也不是最适合的l 比较适合采用异步式刷新:采用异步刷新方式,则两次刷新操作的最大时间间隔为,可取15.5ms;对全部存储单元刷新一遍所需的实际刷新时间为:15.5ms?128=1.984ms;采用这种方式,每15.5ms中有0.5ms用于刷新,其余的时间用于访存(大部分时间中1ms可以访问两次内存)。4、有一个1024K×32位的存储器,由128K×8位的DRAM芯片构成。问:(1) 总共需要多少DRAM芯片?(2) 设计此存储体组成框图。(3) 采用异步刷新方式,如单元刷新间隔不超过8ms,则刷新信号周期是多少?解:(1) 需要片,每4片为一组,共需8组(2) 设计此存储体组成框图如下所示。(3) 设该128K?8位的DRAM芯片的存储阵列为512?256?8结构,则如果选择一个行地址进行刷新,刷新地址为A0~A8,那么该行上的2048个存储元同时进行刷新,要求单元刷新间隔不超过8ms,即要在8ms内进行512次刷新操作。采用异步刷新方式时需要每隔进行一次,可取刷新信号周期为15.5ms。5、要求用256K×l6位SRAM芯片设计1024K×32位的存储器。SRAM芯片有两个控制端:当CS有效时,该片选中。当W/R=1时执行读操作,当W/R=0时执行写操作。解: ,共需8片,分为4组,每组2片即所设计的存储器单元数为1M,字长为32,故地址长度为20位(A19~A0),所用芯片存储单元数为256K,字长为16位,故占用的地址长度为18位(A17~A0)。由此可用字长位数扩展与字单元数扩展相结合的方法组成组成整个存储器字长位数扩展:同一组中2个芯片的数据线,一个与数据总线的D15~D0相连,一个与D31~D16相连;其余信号线公用(地址线、片选信号、读写信号同名引脚互连)字单元数扩展:4组RAM芯片,使用一片2:4译码器,各组除片选信号外,其余信号线公用。其存储器结构如图所示6、用32K×8位的E2PROM芯片组成128K×16位的只读存储器,试问:(1) 数据寄存器多少位?(2) 地址寄存器多少位?(3) 共需多少个E2PROM芯片?(4) 画出此存储器组成框图。解:(1) 系统16位数据,所以数据寄存器16位 (2) 系统地址128K=217,所以地址寄存器17位   (3)共需,分为4组,每组2片    (4) 组成框图如下7.某机器中,已知配有一个地址空间为0000H~3FFFH的ROM区域。现在再用一个RAM芯片(8K×8)形成40K×l6位的RAM区域,起始地为6000H。假设RAM芯片有和信号控制端。CPU的地址总线为A15~A0,数据总线为D15~D0,控制信号为 (读/写), (访存),要求:(1) 画出地址译码方案。(2) 将ROM与RAM同CPU连接。解:(1) 由于RAM芯片的容量是8K×8,要构成40K×16的RAM区域,共需要,分为5组,每组2片;8K=213,故低位地址为13位:A12~A0每组的2片位并联,进行字长的位扩展有5组RAM芯片,故用于组间选择的译码器使用3:8译码器,用高3位地址A15~A13作译码器的选择输入信号地址分配情况: 各芯片组各组地址区间A15A14A13138的有效输出ROM0000H~3FFFH000001010RAM16000H~7FFFH011RAM28000H~9FFFH100RAM3A000H~BFFFH101RAM4C000H~DFFFH110RAM5E000H~FFFFH111注:RAM1~RAM5各由2片8K?8芯片组成,进行字长位扩展各芯片组内部的单元地址是A12~A0由全0到全1(2) ROM、RAM与CPU的连接如图:8、设存储器容量为64M,字长为64位,模块数m=8,分别用顺序和交叉方式进行组织。存储周期T=100ns,数据总线宽度为64位,总线传送周期,t=50ns。求:顺序存储器和交叉存储器的带宽各是多少?解:顺序存储器和交叉存储器连续读出m =
关 键 词:
计算机 组成 基本原理
 剑锋文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
关于本文
本文标题:计算机组成基本原理三章
链接地址: //www.wenku365.com/p-44243276.html
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服点击这里,给剑锋文库发消息,QQ:1290478887 - 联系我们

本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有【成交的100%(原创)】。本站是网络服务平台方,若您的权利被侵害,侵权客服QQ:1290478887 欢迎举报。

[email protected] 2017-2027 //www.wenku365.com 网站版权所有

粤ICP备19057495号 

收起
展开